PCB資源

pcb線路板打樣與去耦電容之間的關(guān)聯(lián)【匯合】

2018-11-26

集成電路的電源和地之間應(yīng)添加去耦電容,去耦電容要并接在同一芯片的電源端和接地端,并且緊靠被保護(hù)的芯片安裝。對(duì)于pcb線路板打樣電源和地有多個(gè)引腳的大規(guī)模集成電路,可設(shè)置多個(gè)去耦電容。對(duì)于動(dòng)態(tài)RAM器件,去耦電容的容量應(yīng)較大。


pcb線路板打樣與去耦電容之間的關(guān)聯(lián)【匯合】


對(duì)于大規(guī)模集成電路,尤其是pcb線路板打樣中專用CPU, EEPROM,F(xiàn)lash Memory, EPLD, FPGA等類型芯片,每個(gè)去耦電容應(yīng)并接一個(gè)充放電電容。對(duì)于小規(guī)模集成電路,每10片也要加接一個(gè)充放電電容。該電容以10pF的鉭電容或聚碳酸醋電容為宜。

時(shí)鐘線和敏感信號(hào)線(復(fù)位線、無線接收信號(hào))一定要采用電源、地層平面進(jìn)行屏蔽處理。pcb線路板打樣上所有的回路面積都應(yīng)盡可能小,因?yàn)樗鼈儗?duì)瞬態(tài)靜電電流產(chǎn)生的磁場(chǎng)非常敏感?;芈凡粌H包括電源與地之間的回路,也包括信號(hào)與地之間的回路。在信號(hào)線上可以有選擇地添加一些容值合適的電容,或者串聯(lián)阻值合適的電阻,這可以提高信號(hào)線對(duì)抗靜電放電的能力。


pcb線路板打樣與去耦電容之間的關(guān)聯(lián)【匯合】


但要注意,在信號(hào)線上添加電容或其他保護(hù)器件時(shí),需要慎重,特別是在速率很高的信號(hào)傳輸情況下,阻容器件會(huì)引起信號(hào)失真,并且影響到信號(hào)線的傳輸質(zhì)量和特性阻抗,影響信號(hào)的傳輸質(zhì)量,因此要小心使用阻容器件。pcb線路板打樣上有很多接口電路,如電源(一次和二次)接口、信號(hào)接口、射頻接口等,可以根據(jù)設(shè)計(jì)要求采用光耦合器、隔離變壓器、光纖、無線和紅外線等隔離方式。

相關(guān)閱讀:pcb線路板打樣靜電防護(hù)設(shè)計(jì)的措施【匯合】