PCB資源

PCB快板廠家LVDS電平信號的端接【匯合】

2018-08-28

PCB快板廠家LVDS是一種低擺幅的差分信號技術(shù),它上面的信號可以以幾百Mbps的速率傳輸。LVDS信號的驅(qū)動器由一個驅(qū)動差分線的電流源組成,通常電流為3. 5 mA如圖16. 32所示。端接電阻一般跨接在正負兩路信號之間。


PCB快板廠家LVDS電平信號的端接【匯合】?

?

LVDS信號的接收器一般具有很高的輸入阻抗,因此驅(qū)動器輸出的電流大部分都流過了 lOO的匹配電阻,并產(chǎn)生了 350 mV的電壓。有時,為了增加抗噪聲性能,差分線的正負兩路信號之間用2個50n的電阻串聯(lián),并在電阻中間連接一個濾波電容到地。這樣,就可以減少高頻噪聲。隨著微電子技術(shù)的發(fā)展,很多PCB快板廠家已經(jīng)可以把LVDS電平信號的終端電阻做到器件內(nèi)部,以減少PCB快板廠家PCB設計者的設計難度。典型地.在Xilinx新生產(chǎn)的FPGA器件內(nèi),就將100的匹配電阻集成到了芯片內(nèi)部。

?

相關閱讀:PCB快板廠家差分線的阻抗匹配【匯合】


PCB快板廠家LVDS電平信號的端接【匯合】

?